Цифровые схемы

Умножитель частоты

Данная статья посвящена устройству, которое может пригодиться для людей, работающих с цифровой техникой. Схема представлена ниже:
Умножитель частоты
При подаче на вход этого умножителя определенного числа импульсов, на выходе будет получено в два/четыре/восемь раза больше.
На микросхеме DD1 выполнен формирователь. На него поступают входные импульсы. На шестом, неинвертирующем выходе DD1, создаются краткие импульсы высокого уровня. Длительность зависит от номиналов конденсатора C1, резистора R1 и личного сопротивления DD1. Период равен периоду входных импульсов. Далее созданные импульсы поступают на выводы микросхемы DD2 (на ней собран счетчик). На выводах F0-3 устанавливается логический ноль, на выходе DD3.3 – логическая единица. Импульсы будут проходить от генератора через второй вывод на элементы DD3.1 и DD3.2. Длится это будет до того времени, пока входе DD3.4 будет лог. 1. В зависимости от положения переключателя SA1, на входе элемента DD3.3 появится лог. 1, когда:
Положение «1». Лог. 1 появится после того, как через счетный вход пройдет два раза больше импульсов, которые поступили от генератора;
Положение «2». Лог. 1 появится после умножения в 4 раза;
Положение «3». Лог. 1 появится после умножения в 8 раз.
Важно: Частота выходных импульсов должна быть хотя бы в 10 раз меньшей, чем частота собственного генератора. Не соблюдение этого правила приведет к некорректной работе устройства.


Оставить комментарий